Funksjonelle enheter av kombinatorisk logikk. Dekodere. Oppdrag for arbeid

Dekoder K155 ID3, K1533ID1
Mikrokretsen er en binær-desimal dekoder med 15 utganger.

Konklusjoner 23, 22, 21 20 - informativ. De brukes til å få en binær kode med en bitvekt på henholdsvis 1, 2, 4, 8. Ved mottak av en kode, setter mikrokretsen en logisk "0" ved desimalutgangen som tilsvarer koden (pinnene 1-17). Ved alle andre utganger på dette tidspunktet er det en "1".

Alt det ovennevnte er bare sant hvis det er en "0" ved inngangene S (pinnene 18, 19), koblet til via "AND". Hvis en "1" vises på noen av pinnene, vil alle utganger på dekoderen settes til "1" uavhengig av inngangskoden. Ved å bruke S-inngangene og bare én omformer, er det enkelt å øke dekoderbitdybden til 32:

En annen omformer vil øke bitdybden til 64:

Hvis du trenger å få en dekoder for et større antall biter, er det bedre å bruke samme ID3 (i diagrammet nedenfor - DD1) som en enhet for valg av mikrokretser i stedet for omformere.

Avhengig av de fire mest signifikante bitene i koden, aktiverer den en eller annen dekoder, og organiserer en komplett bytelinje (8 binære innganger, 256 desimalutganger).

——————————————-

Dekoder K155ID4, K555ID4, KR1533ID4
Mikrokretsen består av to identiske BCD-dekodere med to innganger (binærkode med vekt 1-2) og fire utganger (desimalkode 0-3) hver. De adresserbare binære inngangene til dekoderne er koblet parallelt (pinne 3, 13 på mikrokretsen).

Hver dekoder har sine egne portinnganger. I den øverste dekoderkretsen er portinngangene koblet til via "AND", deres formål er lik ID3-brikken - logisk "0" på begge inngangene tillater dekoding, "1" på en av dem gjør alle dekoderutgangene til "1" . Dekoderen nederst i kretsen har strobeinnganger koblet til via "AND", men med inversjon av en av dem. Dermed vil dekoding skje hvis det er signaler "1" og "0" ved strobe-inngangene. Med enhver annen kombinasjon vil driften av dekoderen være forbudt (ved alle utganger "1"). Denne organisasjonen lar deg bygge en dekoder for 8 på bare én sak uten bruk av tilleggselementer:

I likhet med ID3-brikken er det enkelt å øke bitdybden i dekodere basert på ID4-brikker:

Om nødvendig kan antallet ID4-utganger økes til 10 og gjøres om til en ufullstendig binær-desimal-dekoder med 4 innganger og 10 utganger ved hjelp av enkel logikk:

Pinouten til TTL-strømpinnene til K155-seriens mikrokretser (1533, 555, 133) kan sees.

——————————————-

Chip K555ID5
Det er analogt med 155ID4 med den eneste forskjellen at dekoderutgangene er satt sammen i henhold til en åpen kollektorkrets:

Pinouten til TTL-strømpinnene til K155-seriens mikrokretser (1533, 555, 133) kan sees.

——————————————-

Chip K155ID1
Delvis BCD-dekoder med 4 innganger og 10 utganger. Særpreget trekk mikrokretser - høyspenningsutgangsbrytere med åpen kollektor. Mikrokretsen har et minimum av kontroll - 4 innganger for levering av binær kode og 10 utganger for visning av den mottatte koden i desimalnotasjon (pluss to strømutganger).

Inngangen styres av TTL-nivåer. Utgangene kan belastes (faktisk er det dette mikrokretsen er designet for) med høyspdrevet av en konstant eller pulserende spenning på opptil 300 V. Når en binær kode mottas på innganger 3, 6 , 7, 4, er utgangen som tilsvarer denne koden koblet til huset (- strømforsyning) . Alle andre utganger er lukket på dette tidspunktet (har høy motstand - "brudd"). Hvis den binære ekvivalenten til tallene 10-15 leveres til inngangen (en fire-bits binær inngang tillater dette), vil alle utgangene til mikrokretsen bli deaktivert. Tilkoblingsskjema gassutslippsindikator til 155ID1-brikken er enkel:

Katodene til utladningene er koblet til utgangene til dekoderen, den felles anoden gjennom motstanden R1 (minimum 22 kOhm) til pluss av strømforsyningen til gassutladningsindikatoren. Det negative til denne kilden er koblet til den negative strømledningen til mikrokretsen.

Pinouten til TTL-strømpinnene til K155-seriens mikrokretser (1533, 555, 133) kan sees.

——————————————-

Chip K555ID6
En ufullstendig binær desimaldekoder som fungerer med samme algoritme som 155ID1. Den eneste forskjellen er at ID6-utgangene har vanlige brytere som produserer TTL-nivåene "0", "1".

Når du mottar en binær kode, setter mikrokretsen nivået til "0" ved den tilsvarende utgangen og "1" til resten. Med en inngangskode på 10-15 er "1" til stede på alle utganger.

Pinouten til TTL-strømpinnene til K155-seriens mikrokretser (1533, 555, 133) kan sees.

——————————————-

Chip K555ID7, KR1533ID7, KR531ID7
Full BCD-dekoder med 3 innganger og åtte utganger. Inngangene brukes til å levere en tresifret binær kode, utgangene brukes til å gi dens desimalekvivalent (aktivt nivå er lavt).

For å strobe utgangssignalet kobles tre innganger S via "AND", hvorav to er invers. Hvis det er henholdsvis 4, 5, 6 nivåer "0", "0", "1" ved inngangene, er dekoding tillatt; med enhver annen kombinasjon settes et høyt nivå på alle utgangene til dekoderen. Takket være avansert portkontroll kan dekodere kombineres for å øke bitdybden med lite eller ingen tilleggselementer. Som et eksempel nedenfor er en 32-bits dekoderkrets som bruker bare én ekstra omformer.

Pinouten til TTL-strømpinnene til K155-seriens mikrokretser (1533, 555, 133) kan sees.

——————————————-

Chip K155ID10, K555ID10
Delvis binær desimaldekoder med fire innganger og ti utganger.

Når det gjelder plasseringen av pinnene og operasjonslogikken, ligner den på K155ID6-mikrokretsen, men ID10-utgangene er laget i henhold til en åpen kollektorkrets, og utgangsbryterne er designet for en ganske stor utgangsstrøm. På et lavt utgangsnivå er 555-seriens dekodernøkkel i stand til å holde en strøm på opptil 24 mA, 155 og 133-serien - opptil 80 mA. Når utgangen til alle serier er slått av, kan spenningen på den nå 15 V, noe som lar deg strømme direkte til et elektromagnetisk relé med lav effekt:

Pinouten til TTL-strømpinnene til K155-seriens mikrokretser (1533, 555, 133) kan sees.

——————————————-

Mikrokrets KR531ID14, KR1533ID14
To fulle BCD-dekodere med to-bit input og fire-bit desimal utgang hver.

Når en tosifret binær kode brukes på inngangen, settes dens desimalekvivalent ved den tilsvarende utgangen til dekoderen. Inngangene til begge dekoderne er direkte, utgangene er inverse. I tillegg er hver av dekoderne portet med et separat signal S (invers inngang). Hvis det er en "0" ved strobe-inngangen, fungerer dekoderen; hvis nivået er høyt, bytter den alle utganger til "1"-tilstand.

Som alle dekodere kan KR1533(531)ID14 kobles i kaskade for å øke bitkapasiteten. Figuren nedenfor viser et diagram over en ufullstendig dekoder med 4 innganger og 12 utganger, som består av to KR531ID14-hus.

Pinouten til TTL-strømpinnene til K155-seriens mikrokretser (1533, 555, 133) kan sees.

——————————————-

Logiske enheter er delt inn i to klasser: kombinasjons- og sekvensiell.

Enheten kalles kombinasjon hvis utgangssignalene på et tidspunkt er unikt bestemt av inngangssignalene som oppstår på det tidspunktet.

Ellers kalles enheten en sekvensiell eller endelig tilstandsmaskin (digital maskin, maskin med minne). Sekvensielle enheter har nødvendigvis minneelementer. Tilstanden til disse elementene avhenger av historien til inngangssignalene. Utgangssignalene til serielle enheter bestemmes ikke bare av signalene som er tilgjengelige ved inngangene dette øyeblikket tid, men også tilstanden til minneelementer. Dermed avhenger responsen til en seriell enhet på visse inngangssignaler av driftshistorien.

Blant både kombinasjons- og sekvensielle enheter er de mest brukte i praksis typiske.

Krypteringer

En koder er en kombinasjonsenhet som konverterer desimaltall til et binært tallsystem, og hver inngang kan tildeles et desimaltall, og et sett med logiske utgangssignaler tilsvarer en spesifikk binærkode. Koderen kalles noen ganger en "koder" (fra engelsk koder) og brukes for eksempel til å konvertere desimaltall som er skrevet på tastaturet til et trykkknappkontrollpanel til binære tall.

Hvis antallet innganger er så stort at koderen bruker alle mulige kombinasjoner av utgangssignaler, kalles en slik koder komplett, om ikke alle, så ufullstendig. Antall innganger og utganger i en komplett koder er relatert til forholdet n = 2 m, hvor n er antall innganger, m er antall utganger.

Således, for å konvertere en tastaturkode til et firesifret binært tall, er det nok å bruke bare 10 innganger, mens hele tallet mulige innganger vil være lik 16 (n = 2 4 = 16), så 10x4-koderen (fra 10 til 4) vil være ufullstendig.

La oss vurdere et eksempel på å konstruere en koder for å konvertere en ti-bits enhetskode (desimaltall fra 0 til 9) til binær kode. Det antas at signalet som tilsvarer en logisk tilføres kun én inngang til enhver tid. Symbol en slik koder og kodekorrespondansetabellen er vist i fig. 3,35.

Ved å bruke denne korrespondansetabellen vil vi skrive logiske uttrykk, inkludert i den logiske summen de inngangsvariablene som tilsvarer enheten til en utdatavariabel. Så ved utgangen vil 1 ha en logisk "1" når den logiske "1" er enten ved inngangen X 1, eller X 3, eller X 5, eller X 7, eller X 9, dvs. y 1 = X 1 + X 3 + X 5 + X 7 + X 9

På samme måte får vi y 2 = X 2 + X 3 + X 6 + X 7 y 3 = X 4 + X 5 + X 6 + X 7 y 4 = X 8 + X 9

La oss forestille oss i fig. 3.36 diagram av en slik koder som bruker OR-elementer.
I praksis brukes ofte en prioritert koder. I slike koder tilsvarer koden til det binære tallet det høyeste tallet på inngangen som "1"-signalet tilføres, dvs. signaler kan sendes til prioritetskoderen ved flere innganger, og den setter koden til tallet. tilsvarende den høyeste inngangen ved utgangen.

La oss se som et eksempel (fig. 3.37) en prioritert koder (prioritet koder) K555IVZ av K555 (TTLSh) serien av mikrokretser.

Enkoderen har 9 inverse innganger, betegnet PR l, ..., PR 9. Forkortelsen PR står for prioritet. Enkoderen har fire inverse utganger B l, ..., B 8. Forkortelsen B står for "buss". Tallene bestemmer verdien av det aktive nivået (null) i den tilsvarende biten av det binære tallet. For eksempel betyr B 8 at en null på denne utgangen tilsvarer tallet 8. Dette er åpenbart en ufullstendig koder.

Hvis alle innganger er logiske en, så er alle utganger også logiske en, som tilsvarer tallet 0 i den såkalte inverse koden (1111). Hvis minst én inngang har en logisk null, så bestemmes tilstanden til utgangssignalene av det høyeste tallet på inngangen der det er en logisk null, og er ikke avhengig av signalene ved inngangene som har et lavere tall.

For eksempel, hvis inngang PR 1 er en logisk null, og alle andre innganger er logiske en, så har utgangene følgende signaler: V 1 − 0, V 2 − 1, V 4 − 1, V 8 − 1, som tilsvarer til tallet 1 i invers kode (1110).

Hvis PR 9-inngangen er logisk null, er, uavhengig av andre inngangssignaler, følgende signaler tilgjengelige på utgangene: V 1 − 0, V 2 − 1, V 4 − 1, V 8 − 0, som tilsvarer nummer 9 i den omvendte koden (0110) .

Hovedformålet med koderen er å konvertere nummeret til signalkilden til en kode (for eksempel nummeret på knappen som trykkes på et bestemt tastatur).


Dekodere

Det kalles en kombinasjonsenhet, som konverterer en n-bit binær kode til et logisk signal som vises på utgangen hvis desimalnummer tilsvarer binærkoden. Antall innganger og utganger i den såkalte komplette dekoderen er relatert til forholdet m= 2 n, hvor n er antall innganger og m er antall utganger. Hvis dekoderen bruker et ufullstendig antall utganger, kalles en slik dekoder ufullstendig. Så for eksempel vil en dekoder som har 4 innganger og 16 utganger være komplett, men hvis det bare var 10 utganger, ville den være ufullstendig.

La oss som et eksempel se på K555ID6-dekoderen i K555-serien (fig. 3.38).


Dekoderen har 4 direkte innganger, betegnet A 1, ..., A 8. Forkortelsen A står for "adresse" (fra den engelske adressen). Disse inngangene kalles adresseinnganger. Tallene bestemmer verdiene til det aktive nivået (en) i det tilsvarende sifferet i det binære tallet. Dekoderen har 10 inverse utganger Y 0, ..., Y 9. Sifrene definerer desimaltallet som tilsvarer det gitte binære tallet ved inngangene. Denne dekoderen er åpenbart ufullstendig.

Verdien av det aktive nivået (null) er utgangen hvis nummer er lik desimaltallet bestemt av det binære tallet ved inngangen. For eksempel, hvis alle innganger er logiske nuller, er utgang Y 0 logisk null, og de resterende utgangene er logisk en. Hvis det ved inngang A 2 er en logisk en, og ved de andre inngangene er det en logisk null, så er det ved utgangen Y 2 en logisk null, og ved de andre utgangene er det en logisk. Hvis inngangen er et binært tall større enn 9 (for eksempel er alle innganger enere, som tilsvarer det binære tallet 1111 og desimaltallet 15), så er alle utgangene logiske en.

Dekoder er en av de mye brukte logiske enhetene. Den brukes til å bygge ulike kombinasjonsenheter.

De betraktede krypteringene og dekryptørene er eksempler på de enkleste kodekonvertererne.

Kodekonverterere

Generelt er de enheter designet for å konvertere en kode til en annen, og de utfører ofte ikke-standard kodekonverteringer. Kodeomformere er betegnet med X/Y.

La oss vurdere funksjonene til omformerimplementeringen ved å bruke eksemplet med en kodeomformer med tre elementer til fem elementer. La oss anta at det er nødvendig å implementere kodekorrespondansetabellen vist i fig. 3,39.



Her betegner N desimaltallet som tilsvarer den inngående binære koden. Kodeomformere lager ofte en dekoder - enkoderkrets. Dekoderen konverterer inngangskoden til et desimaltall, og deretter genererer koderen utgangskoden. Diagrammet av en omformer laget i henhold til dette prinsippet er vist i fig. 3.40, hvor en matrisediodekoder brukes. Driftsprinsippet til en slik omformer er ganske enkelt. For eksempel, når alle inngangene til dekoderen er logiske "O", vises en logisk "1" ved utgangen 0, noe som fører til utseendet til "1" ved utgangene 4 og 5, dvs. den første linjen i koden korrespondansetabell er implementert.


Industri produserer et stort antall krypteringer, dekrypteringer og kodeomformere, for eksempel en 4×16-dekoder med strobe (K555IDZ), en kodeomformer for å kontrollere en 7×5 LED-matrise (K155ID8), en kodeomformer for å kontrollere en skalaindikator (K155ID15), etc.

Dekrypteringer lar deg konvertere en type binær kode til en annen. Konverter for eksempel binær posisjon til lineær oktal eller heksadesimal. Transformasjonen utføres i henhold til reglene beskrevet i sannhetstabellene, så det er ikke vanskelig å konstruere dekodere. For å bygge en dekoder kan du bruke reglene.

Desimaldekoder

La oss vurdere et eksempel på utvikling av en dekoderkrets fra binær til desimalkode. Desimalkode er vanligvis representert som én bit per desimalsiffer. Det er ti sifre i en desimalkode, så ti dekoderutganger kreves for å vise én desimal. Signalet fra disse pinnene kan brukes på. I det enkleste tilfellet kan du ganske enkelt signere det viste sifferet over lysdioden. Sannhetstabellen til desimaldekoderen er vist i tabell 1.

Tabell 1. Sannhetstabell for desimaldekoder.

InngangerUtganger
8 4 2 1 0 1 2 3 4 5 6 7 8 9
0 0 0 0 1 0 0 0 0 0 0 0 0 0
0 0 0 1 0 1 0 0 0 0 0 0 0 0
0 0 1 0 0 0 1 0 0 0 0 0 0 0
0 0 1 1 0 0 0 1 0 0 0 0 0 0
0 1 0 0 0 0 0 0 1 0 0 0 0 0
0 1 0 1 0 0 0 0 0 1 0 0 0 0
0 1 1 0 0 0 0 0 0 0 1 0 0 0
0 1 1 1 0 0 0 0 0 0 0 1 0 0
1 0 0 0 0 0 0 0 0 0 0 0 1 0
1 0 0 1 0 0 0 0 0 0 0 0 0 1

Dekoderbrikkene er vist i kretsdiagrammer i figur 2. Denne figuren viser betegnelsen på den binære desimaldekoderen, den komplette interne kretsskjema som er vist i figur 1.


Figur 2. Grafisk betegnelse for en binær desimaldekoder

På akkurat samme måte kan du få et kretsskjema for en hvilken som helst annen dekoder (dekoder). De vanligste ordningene er oktale og heksadesimale dekrypteringer. Slike dekodere brukes for øyeblikket praktisk talt ikke til visning. I utgangspunktet brukes slike dekodere som komponenter i mer komplekse digitale moduler.

Syv-segments dekoder

Brukes ofte til å vise desimale og heksadesimale sifre. Bilde syv-segment indikator og navnet på segmentene er vist i figur 3.


Figur 3. Bilde av en indikator med syv segmenter og navnet på segmentene

For å vise tallet 0 på en slik indikator, er det nok å tenne segmentene a, b, c, d, e, f. For å vise tallet "1", lyser segmentene b og c. På nøyaktig samme måte kan du få bilder av alle andre desimale eller heksadesimale sifre. Alle kombinasjoner av slike bilder kalles en syv-segmentkode.

La oss lage en sannhetstabell for en dekoder som lar deg konvertere en binær kode til en syv-segments. La segmentene antennes ved null potensial. Da vil sannhetstabellen til dekoderen med syv segmenter ha formen vist i tabell 2. Den spesifikke verdien av signalene ved utgangen til dekoderen avhenger av utgangen til mikrokretsen. Vi skal se på disse diagrammene senere, i kapittelet om visning forskjellige typer informasjon.

Tabell 2. Sannhetstabell for syv-segments dekoderen

Innganger Utganger
8 4 2 1 en b c d e f g
0 0 0 0 0 0 0 0 0 0 1
0 0 0 1 1 0 0 1 1 1 1
0 0 1 0 0 0 1 0 0 1 0
0 0 1 1 0 0 0 0 1 1 0
0 1 0 0 1 0 0 1 1 0 0
0 1 0 1 0 1 0 0 1 0 0
0 1 1 0 0 1 0 0 0 0 0
0 1 1 1 0 0 0 1 1 1 1
1 0 0 0 0 0 0 0 0 0 0
1 0 0 1 0 0 0 0 1 0 0

I samsvar med prinsippene for å konstruere en vilkårlig sannhetstabell fra en vilkårlig sannhetstabell, får vi et skjematisk diagram av en syv-segments dekoder som implementerer sannhetstabellen gitt i Tabell 2. Denne gangen vil vi ikke beskrive i detalj prosessen med å utvikle kretsen. Det resulterende kretsskjemaet til syvsegmentsdekoderen er vist i figur 4.


Eiere av patent RU 2559705:

Oppfinnelsen angår feltet datateknologi, automatisering og kan brukes i ulike digitale strukturer og automatiske kontrollsystemer, informasjonsoverføring, etc.

I forskjellige databehandlings- og kontrollsystemer er dekodere mye brukt, implementert på grunnlag av transistor-transistor og emitterkoblet logikk, som opererer i henhold til lovene til boolsk algebra og har to logiske utgangstilstander "0" og "1", karakterisert ved lavt og høyt potensial. Den klassiske dekoderarkitekturen har blitt publisert i artikler og bøker, og mikrokretser har blitt kommersielt produsert.

En betydelig ulempe med dekodere av denne klassen er at dens logiske elementer, ved bruk av potensielle binære signaler, har en flerlagsstruktur, som er umulig eller ineffektiv å bruke i moderne lavspenningsteknologiske prosesser, samt ikke-lineariteten til driftsmodusene av elementene og kritikaliteten til strukturparametrene til logiske elementer og inngangssignaler. Til syvende og sist fører dette til en reduksjon i ytelsen til kjente dekrypteringer.

Som prosesseringsenheter digital informasjon Transistorkaskader for konvertering av logiske inngangsvariabler (strømmer) brukes også, implementert på grunnlag av strømspeil som implementerer funksjonen til logisk behandling av inngangsstrømvariabler.

En betydelig ulempe med de kjente kretsene i denne klassen er at de ikke implementerer funksjonen med å konvertere to inngangsstrømsignaler, som har fire tilstander "00", "01", "10", "11", til fire utgangsstrømsignaler . Dette tillater ikke på grunnlag å lage et komplett grunnlag for signalbehandlingsverktøy med aktuelle variabler, som opererer etter prinsippene for lineær algebra.

I arbeidene, så vel som i monografiene til medforfatteren av denne applikasjonen, er det vist at boolsk algebra er et spesielt tilfelle av en mer generell lineær algebra, hvis praktiske implementering i strukturen til databehandling og logiske automatiseringsenheter av den nye generasjonen krever opprettelse av en spesiell elementbase, implementert på grunnlag av logikk med en to-verdi og multi-verdi interne representasjonssignaler, der ekvivalenten til et standard logisk signal er en gjeldende kvante Ι 0. Den påståtte enheten "2 i 4-dekoder" tilhører denne typen logiske enheter og fungerer med inngangsstrømsignaler og genererer et utgangsstrømsignal.

Den nærmeste prototypen av den påståtte enheten er den logiske enheten "Dekoder 2 i 4", presentert i US patent 5742154, som inneholder de første 1 og andre 2 logiske inngangene til enheten, den første 3, den andre 4, den tredje 5, fjerde 6 strømlogiske utganger på enheten, de første 7, den andre 8 og tredje 9 utgangstransistorer, hvis base er kombinert og koblet til den første 10 forspenningskilden, den fjerde 11, femte 12 og sjette 13 utgangstransistorer av en annen type ledningsevne, hvis base er kombinert og koblet til den andre 14 forspenningskilden, emitteren til den første 7 utgangstransistoren koblet til emitteren til den fjerde 11 utgangstransistoren, emitteren til den andre 8 utgangstransistoren er koblet til emitteren til den femte 12 utgangstransistoren, emitteren til den tredje 9 utgangstransistoren er koblet til emitteren til den sjette 13 utgangstransistoren, de første 3 strømlogiske utgangene til enheten er koblet til kollektoren til de første 7 utgangene transistoren, den andre 4 strømlogiske utgangen til enheten er koblet til kollektoren til den tredje 9-utgangstransistoren, kollektoren til den fjerde 11-utgangstransistoren er koblet til enhetens tredje 5 strømlogiske utgang, kollektoren til den sjette 13 utgangstransistoren er koblet til den fjerde 6 strøm logiske utgangen på enheten, de første 15 og andre 16 strømspeilene er matchet med den første 17 strømforsyningsbussen, det tredje 18 strømspeilet matchet med den andre 19 strømforsyningsbussen, en ekstra referanse gjeldende kilde 20.

Hovedformålet med den foreslåtte oppfinnelsen er å skape logisk element, som gir dekoding av tilstanden til to logiske inngangsvariabler og dannelsen av fire utgangssignaler i gjeldende form. Til syvende og sist gjør dette det mulig å øke ytelsen til kjente ved å bruke den foreslåtte dekoderen og skape en elementær base av dataenheter som opererer etter prinsippene for lineær algebra med flere verdier.

Problemet løses ved det faktum at i den logiske enheten "Dekoder 2 i 4" (fig. 1), som inneholder de første 1 og andre 2 logiske inngangene til enheten, den første 3, den andre 4, den tredje 5, fjerde 6 strømlogiske utganger på enheten, de første 7, den andre 8 og tredje 9 utgangstransistorer, hvis base er kombinert og koblet til den første 10 forspenningskilden, den fjerde 11, femte 12 og sjette 13 utgangstransistorer av en annen type konduktivitet, hvis base er kombinert og koblet til den andre 14 forspenningskilden, emitteren til den første 7 utgangstransistoren er koblet til emitteren til den fjerde OG utgangstransistoren, emitteren til den andre 8 utgangstransistoren er koblet til emitteren til den femte 12 utgangstransistoren, emitteren til den tredje 9 utgangstransistoren er koblet til emitteren til den sjette 13 utgangstransistoren, de første 3 strømlogiske utgangene til enheten er koblet til kollektoren til de første 7 utgangstransistoren, den andre Den 4-strøms logiske utgangen til enheten er koblet til kollektoren til den tredje 9-utgangstransistoren, kollektoren til den fjerde 11-utgangstransistoren er koblet til den tredje 5-strøms logiske utgangen til enheten, kollektoren til sjette 13 utgangstransistor er koblet til den fjerde 6 strømlogiske utgangen til enheten, de første 15 og andre 16 strømspeilene er matchet med den første 17 strømforsyningsbussen, den tredje 18 strømspeilet, matchet med den andre 19 strømforsyningsbussen, en hjelpereferansestrømkilde 20, nye elementer og tilkoblinger er gitt - den første 1 logiske inngangen til enheten er koblet til inngangen til det tredje 18 strømspeilet, den andre 2 logiske inngangen til enheten koblet til inngangen til de første 15 strømspeil, er de første 21 strømutgangene til de første 15 strømspeilene koblet til de kombinerte emitterne til de andre 8 og femte 12 utgangstransistorene og gjennom en hjelpereferansestrømkilde 20 koblet til den andre 19 strømforsyningsbussen, den andre 22 strømutgangen til det første 15 strømspeilet koblet til de kombinerte emitterne til de første 7 og fjerde 11 utgangstransistorene og koblet til de første 23 strømutgangene til det tredje 18 strømspeilet, kollektoren til den andre 8 utgangstransistoren er koblet til inngangen av det andre 16 strømspeilet, hvis strømutgang er koblet til de kombinerte emitterne til den tredje 9 og sjette 13 utgangstransistoren og er koblet til den andre 24 strømutgangen til det tredje 18 strømspeilet, og kollektoren til den femte 12 utgangstransistoren er koblet til den andre 19 strømforsyningsbussen.

Et skjematisk diagram av en prototype logisk enhet er vist i fig. 1. På fig. Figur 2 viser et diagram av anordningen ifølge krav 1 i samsvar med paragraf 1 i kravene.

I fig. Figur 3 viser et diagram av anordningen ifølge krav 2, 3, 4 i kravene.

I fig. 4 viser et skjematisk diagram av fig. 3 i MS9-datamodelleringsmiljøet med den spesifikke implementeringen av de viktigste funksjonelle enhetene (strømspeil, referansestrømkilder).

I fig. Figur 5 viser resultatene av datasimulering av kretsen på fig. 4.

Logisk enhet "2 x 4 dekoder" fig. 2 inneholder de første 1 og andre 2 logiske inngangene til enheten, de første 3, andre 4, tredje 5, fjerde 6 nåværende logiske utgangene til enheten, de første 7, andre 8 og tredje 9 utgangstransistorene, hvis basis er kombinert og koblet til den første 10 forspenningskilden, er den fjerde 11, femte 12 og sjette 13 utgangstransistor av en annen type konduktivitet, hvis base er kombinert og koblet til den andre 14 forspenningskilden, emitteren til første 7-utgangstransistoren er koblet til emitteren til den fjerde 11-utgangstransistoren, emitteren til den andre 8-utgangstransistoren er koblet til emitteren til den femte 12-utgangstransistoren, emitteren til den tredje 9-utgangstransistoren er koblet til emitteren av den sjette 13-utgangstransistoren, er de første 3 strømlogiske utgangene til enheten koblet til kollektoren til den første 7-utgangstransistoren, den andre 4 strømlogiske utgangen til enheten er koblet til kollektoren til den tredje 9-utgangstransistoren, kollektoren til den fjerde 11 utgangstransistoren er koblet til den tredje 5 strømlogiske utgangen på enheten, kollektoren på den sjette 13 utgangstransistoren er koblet til den fjerde 6 strømlogiske utgangen på enheten, de første 15 og andre 16 strømspeilene er matchet med den første 17 strømforsyningsbussen, er det tredje 18 strømspeilet matchet med den andre 19 strømforsyningsbussen, hjelpereferansestrømkilde 20. Den første 1 logiske inngangen til enheten er koblet til inngangen til det tredje 18 strømspeilet, de andre 2 logiske inngangene til enheten er koblet til inngangen til det første 15 strømspeilet, de første 21 strømutgangene til det første 15 strømspeilet er koblet til de kombinerte emitterne til de andre 8 og femte 12 utgangstransistorene og gjennom en hjelpeenhet referansestrømkilden 20 er koblet til den andre 19 strømforsyningsbussen, den andre 22 strømutgangen til de første 15 strømspeilene er koblet til de kombinerte emitterne til de første 7 og fjerde 11 utgangstransistorene og koblet til de første 23 strømutgangene til tredje 18 strømspeil, kollektoren til den andre 8 utgangstransistoren er koblet til inngangen til det andre 16 strømspeilet, hvis strømutgang er koblet til de kombinerte emitterne til den tredje 9 og sjette 13 utgangstransistoren og er koblet til den andre 24 strømutgangen til det tredje 18 strømspeilet, og kollektoren til den femte 12 utgangstransistoren er koblet til den andre strømforsyningsbussen.

I fig. 3 i samsvar med paragraf 2 i kravene, er den første 1 logiske inngangen til anordningen koblet til inngangen til det tredje 18 strømspeilet gjennom det første ekstra inverteringstrinnet, laget i form av et første 26 ekstra strømspeil, matchet med den første 17 bussen til strømkilden.

I fig. 3 i samsvar med paragraf 3 i kravene, er kollektoren til den fjerde 11 utgangstransistoren koblet til den tredje 5 strømlogiske utgangen til enheten gjennom et andre ekstra inverteringstrinn, laget i form av et andre 27 ekstra strømspeil, tilpasset med den andre 19 strømforsyningsbussen.

I tillegg, i fig. 3 i samsvar med paragraf 4 i kravene, er kollektoren til den sjette 13 utgangstransistoren koblet til den fjerde 6 strømlogiske utgangen til anordningen gjennom et tredje ekstra inverteringstrinn, laget i form av et tredje 28 ekstra strømspeil, tilpasset med den andre 19 bussen til strømkilden.

La oss vurdere driften av den foreslåtte dekoderkretsen med strøminnganger og -utganger (fig. 2.

2 til 4-dekoderen implementerer velkjente funksjoner:

hvor A 0, A ¯ 0 er direkte og inverse signaler ved inngang 1 til enheten på fig. 2,

A 1, A ¯ 1 - direkte og inverse signaler ved inngang 2 til enheten på fig. 2.

Et trekk ved deres implementering i lineær algebra er bruken av den avkortede forskjellsoperasjonen for dette formålet:

sannhetstabellen som er gitt nedenfor

Det følger av tabellen at av fire mulige kombinasjoner av verdier av inngangsvariabler, tilsvarer en enkelt verdi av funksjonen kun én kombinasjon som tilsvarer betingelsen A 0 > A 1 . Ved å spesifisere direkte og inverse inngangsvariabler i sannhetstabellen, er det mulig å oppnå en enkelt funksjonsverdi som tilsvarer hvilken som helst av de mulige kombinasjonene av inngangsvariableverdier.

Bruk av denne operasjonen resulterer i følgende representasjon av dekoderens logiske funksjoner:

Gjennomføringen av disse operasjonene utføres som følger.

Signalene til inngangsvariablene A 0 og A 1 gjennom logiske innganger 1 og 2 leveres til de første 15 og tredje 18 strømspeilene, ved hjelp av hvilke de spesifiserte signalene multipliseres og deres fortegn endres. I dette tilfellet blir signalet A 0 overført i form av en utgående strøm (dvs. i form av A 0) og, ved å bruke det tredje strømspeilet 18, omdannes til en innkommende strøm (dvs. i form -A 0) , og Ai tilføres i direkte form i form av en innstrømmende strøm (dvs. i form -A 1) og ved hjelp av det første strømspeilet 15 omdannes til en utløpsstrøm (dvs. i form A 1).

Ved forbindelsespunktet mellom utgangene 22 til det første strømspeilet 15 og 23 til det tredje strømspeilet 18, implementeres operasjonen Ai-Ao. Differansesignalet tilføres de kombinerte emitterne til transistorene 7 og 11, hvis driftsmoduser er satt av de første 10 og andre 14 forspenningskilder.

Hvis differansesignalet er positivt, dvs. A 0 -A 1 > 0, transistor 7 er lukket, og transistor 11 er åpen og et innstrømmende strømkvantum som tilsvarer -(A 0 -A 1) = A 1 -A 0 utgis ved utgang 5, og implementerer uttrykk (2) . For andre kombinasjoner av gjeldende kvanteverdier vil det ikke være strøm ved utgang 5.

Hvis Ao-Ai ≤0, så er transistor 7 åpen, og transistor 11 er lukket og et kvantum av den flytende strømmen som tilsvarer Ao-Ai utgis ved utgang 3, og implementerer uttrykk (3). For andre kombinasjoner av gjeldende kvanteverdier vil det ikke være strøm ved utgang 3.

Ved koblingspunktet mellom utgangen 21 til det første strømspeilet og hjelpereferansestrømkilden 20 subtraheres Ai-1. Differansesignalet tilføres de kombinerte emitterne til transistorene 8 og 12, hvis driftsmoduser er satt av de første 10 og andre 14 forspenningskilder. Hvis differansesignalet er positivt, dvs. A 1 -1>0, transistor 8 er lukket, og transistor 12 er åpen. Hvis differansesignalet er mindre enn eller lik null, er transistoren 8 åpen og transistoren 12 lukket.

I det første tilfellet er signalet gjennom transistoren 12 kortsluttet til jord. I det andre tilfellet konverteres kvantumet til den utgående forskjellsstrømmen A1-1 ved hjelp av det tredje strømspeilet 16 til kvantumet til den utgående strømmen 1-A1 og det innkommende strømkvantumet -A0 trekkes fra det . Differansesignalet tilføres de kombinerte emitterne til transistorene 9 og 13, hvis driftsmoduser er satt av de første 10 og andre 14 forspenningskilder. Hvis differansesignalet er positivt, dvs. transistoren 9 er lukket og transistoren 13 er åpen. I dette tilfellet sendes et forskjellssignal (1-A1)-A0 ut til utgang 6, i form av et flytende strømkvante, som realiserer uttrykk (4). For andre kombinasjoner av gjeldende kvanteverdier vil det ikke være strøm ved utgang 4.

Detaljer av denne enheten er representasjonen av utgangssignaler i form av kvanter av innstrømmende (ved utganger 3 og 4) og utgående (ved utganger 5 og 6) strøm. For det tilfellet hvor alle utgangssignaler i samme retning er nødvendige, vil dekoderkretsen vist i fig. 3. Dens forskjell fra diagrammet i fig. 2 er bruken av to ytterligere strømspeil 27 og 28, til hvis innganger kollektorene til transistorene 11 og 13 er koblet, og utgangene er utgangene 5 og 6 på dekoderen. Som et resultat blir alle utgangssignaler representert av innkommende strømkvanter.

Som det fremgår av beskrivelsen ovenfor, utføres implementeringen av "2 i 4-dekoder"-enheten i form av standard logiske funksjoner i henhold til lovene i lineær algebra ved å danne en forskjell i gjeldende kvanta på 10. Implementeringen av elementer på gjeldende speil tillater i mange tilfeller å redusere forsyningsspenningen, og siden alle elementene i den gitte Kretsene opererer i en aktiv modus, noe som innebærer fravær av metning under bytteprosessen, og den generelle ytelsen til enheten øker. Bruken av stabile verdier av strømkvanta I 0 , så vel som bestemmelsen av utgangssignalet ved forskjellen mellom disse strømmene, sikrer at kretsens funksjon er lite avhengig av eksterne destabiliserende faktorer (avvik i forsyningsspenningen, strålings- og temperatureffekter, common-mode interferens, etc.).

Vist i fig. 9, fig. 10 bekrefter simuleringsresultatene de angitte egenskapene til de foreslåtte kretsene.

Dermed er de vurderte kretsløsningene til den logiske enheten "2 i 4 dekoder" preget av en binær strømrepresentasjon av signalet og kan brukes som grunnlag for databehandling og kontrollenheter som bruker lineær algebra, et spesialtilfelle av dette er boolsk algebra .

BIBLIOGRAFI

1. Patent US 6243319 B1, fig. 1. 3.

2. US patent 5604712 A.

3. US patent 4514829 A.

4. Patent US 20120020179 A1.

5. Patent US 6920078 B2.

6. Patent US 6324117 B1, fig. 3.

7. Patentsøknad US 20040018019 A1.

8. US patent 5568061 A.

9. Patent US 5148480 A, fig. 4.

10. Brzozowski I., Zachara L., Kos A. Universell designmetode for n-til-2n-dekodere // Mixed Design of Integrated Circuits and Systems (MIXDES), 2013 Proceedings of the 20th International Conference, 2013. - S. 279 -284, fig. 1.

11. Subramanyam M.V. Switching Theory and Logic Design / Firewall Media, 2011. Second, - 783 c, Fig. 3,174.

12. SN74LVC1G139 2-til-4 linjedekoder [Elektronisk ressurs]. URL: http://www.ti.com/lit/ds/symlink/sn741vc1g139.pdf.

13. US patent 8159304, fig. 5.

14. US patent nr. 5977829, fig. 1.

15. US patent nr. 5789982, fig. 2.

16. US patent nr. 5140282.

17. US patent nr. 6624701, fig. 4.

18. US patent nr. 6529078.

19. US patent nr. 5734294.

20. US patent nr. 5557220.

21. US patent nr. 6624701.

22. RU-patent nr. 2319296.

23. Patent RU nr. 2436224.

24. Patent RU nr. 2319296.

25. Patent RU nr. 2321157.

26. US patent 6556075, fig. 2.

27. US patent 6556075, fig. 6.

28. Chernov N.I., Yugai V.Y., Prokopenko N.N., et al. Basic Concept of Linear Synthesis of Multi-Valued Digital Structures in Linear Spaces // 11th East-West Design & Test Symposium (EWDTS 2013). - Rostov ved Don, 2013. - s. 146-149.

29. Malyugin V.D. Implementering av boolske funksjoner ved aritmetiske polynomer // Automation and Telemechanics, 1982. No. 4. s. 84-93.

30. Chernov N.I. Grunnleggende teori logisk syntese digitale strukturer over feltet av reelle tall // Monografi. - Taganrog: TRTU, 2001. - 147 s.

31. Chernov N.I. Lineær syntese av digitale strukturer av ASOIU" // Opplæringen. - Taganrog: TRTU, 2004 - 118 s.

1. En 2 x 4 dekoder som inneholder de første (1) og andre (2) logiske inngangene til enheten, den første (3), andre (4), tredje (5), fjerde (6) gjeldende logiske utganger til enheten , den første (7), den andre (8) og tredje (9) utgangstransistoren, hvis base er kombinert og koblet til den første (10) forspenningskilden, den fjerde (11), femte (12) og sjette (13) utgangstransistorer av en annen type konduktivitet, hvis base er kombinert og koblet til den andre (14) forspenningskilden, emitteren til den første (7) utgangstransistoren er koblet til emitteren til den fjerde (11) ) utgangstransistoren, emitteren til den andre (8) utgangstransistoren er koblet til emitteren til den femte (12) utgangstransistoren, emitteren til den tredje (9) utgangstransistoren er koblet til emitteren til den sjette (13) utgangen transistoren, den første (3) strømlogiske utgangen til enheten er koblet til kollektoren til den første (7) utgangstransistoren, den andre (4) strømlogiske utgangen til enheten er koblet til kollektoren til den tredje (9) utgangen transistoren, kollektoren til den fjerde ( 11) av utgangstransistoren er koblet til den tredje (5) strømlogiske utgangen på enheten, kollektoren til den sjette (13) utgangstransistoren er koblet til den fjerde (6) strømlogiske utgangen av enheten, er de første (15) og andre (16) strømspeilene matchet med den første (17 ) strømforsyningsbussen, tredje (18) strømspeilet matchet med den andre (19) strømforsyningsbussen, hjelpereferansestrømkilden ( 20), karakterisert ved at den første (1) logiske inngangen til enheten er koblet til inngangen til det tredje (18) strømspeilet, den andre (2) logiske inngangen til enheten er koblet til inngangen til den første (15) ) strømspeil, er den første (21) strømutgangen til det første (15) strømspeilet koblet til de kombinerte emitterne til den andre (8) og femte (12) utgangstransistoren og kobles gjennom en hjelpereferansekildestrøm (20) til den andre (19) strømforsyningsbussen, er den andre (22) strømutgangen til det første (15) strømspeilet koblet til de kombinerte emitterne til den første (7) og fjerde (11) utgangstransistoren og koblet til den første ( 23) strømutgang det tredje (18) strømspeilet, kollektoren til den andre (8) utgangstransistoren er koblet til inngangen til det andre (16) strømspeilet, hvis strømutgang er koblet til de kombinerte emitterne til det tredje (9) og sjette (13) utgangstransistorer og er koblet til den andre (24) strømmen utgangen til det tredje (18) strømspeilet, og kollektoren til den femte (12) utgangstransistoren er koblet til den andre (19) strømforsyning buss.

2. 2 x 4-dekoderen ifølge krav 1, karakterisert ved at den første (1) logiske inngangen til anordningen er koblet til inngangen til det tredje (18) strømspeilet gjennom det første ekstra inverteringstrinnet, laget i form av et første (26) ekstra strømspeil, matchet med den første (17) strømforsyningsbussen.

3. 2 x 4 dekoder ifølge krav 1, karakterisert ved at kollektoren til den fjerde (11) utgangstransistoren er koblet til den tredje (5) strømlogiske utgangen til anordningen gjennom et andre ekstra inverteringstrinn, laget i formen av et andre (27) ekstra strømspeil, matchet med den andre (19) strømforsyningsbussen.

4. 2 x 4 dekoder ifølge krav 1, karakterisert ved at kollektoren til den sjette (13) utgangstransistoren er koblet til den fjerde (6) strømlogiske utgangen til anordningen gjennom et tredje ekstra inverteringstrinn, laget i formen av et tredje (28) ekstra strømspeil, matchet med den andre (19) strømforsyningsbussen.

Lignende patenter:

Oppfinnelsen vedrører kodeverktøy som bruker en forkortet kodebok med adaptiv tilbakestilling. Det tekniske resultatet består i å redusere mengden informasjon som overføres fra mottakersiden til sendersiden.

Oppfinnelsen angår datateknologi, nemlig til koding av videoinformasjon. Det tekniske resultatet er å øke effektiviteten av koding og dekoding av bitstrømmen av videoinformasjon ved å dele dataene inn i entropilag.

Oppfinnelsen vedrører en fremgangsmåte for å kode en sekvens av heltall, en lagringsanordning og et signal som bærer en slik kodet sekvens, og en fremgangsmåte for å dekode denne kodede sekvensen.

Oppfinnelsen vedrører en fremgangsmåte for forhåndskoding, samt et system og en fremgangsmåte for å konstruere en kodebok for forhåndskoding i et flerinngangssystem med flere utganger (MIMO).

Oppfinnelsen vedrører teknologifeltet der digitaliserte signaler brukes, og kan brukes i kommunikasjonsanordninger, opptak, opptak, avspilling, konvertering, koding og komprimering av signaler, og automatiske kontrollsystemer.

Oppfinnelsen vedrører feltet telekommunikasjon, nemlig feltet kryptografiske anordninger og fremgangsmåter for å verifisere elektronisk digital signatur(EDS). .

Oppfinnelsen angår området digital signalbehandling, spesielt datakomprimering og forbedring av entropikoding av videosekvenser. Det tekniske resultatet er å øke effektiviteten og redusere beregningskompleksiteten til entropikoding. En metode for å behandle en datastrøm som består av flere syntaktiske elementer er basert på å erstatte syntaktiske elementer hvis verdier har høy sannsynlighet for forekomst med syntaktiske elementer hvis verdier har lav sannsynlighet. Konteksten bestemmes for det syntaktiske elementet, og sannsynligheten for forekomst av verdiene til de syntaktiske elementene i dataflytmodellen som har en viss kontekst, beregnes. Erstatt syntaktiske elementer i en datastrøm som har en viss kontekst, hvis den beregnede sannsynligheten for forekomst av verdien av det syntaktiske elementet er over en gitt terskel, med syntaktiske elementer hvis verdier har lav sannsynlighet. 3 n. og 10 lønn fly, 4 ill., 2 bord.

Oppfinnelsen vedrører kommunikasjonsteknologi og er beregnet for måling av spekteret av informasjons-akustiske signaler. Teknisk resultat - øke nøyaktigheten av å måle spekteret av informasjons akustiske signaler, utvide funksjonalitet enheter ved å koble øyeblikkelige spektrumverdier til varighetsjusterbare segmenter av et midlertidig akustisk signal. Til dette formål bruker metoden for å måle spekteret den diskrete cosinustransformasjonen (DCT) i stedet for den raske Fourier-transformasjonen (FFT), som gjør det mulig å øke nøyaktigheten av å måle spekteret av akustiske signaler ved å øke oppløsningen, redusere nivået på sidelobene til vindustransformasjonen i spekteret og reduserer oscillasjonen avonentene, og lar deg også redusere varigheten av de akustiske signalsegmentene som det øyeblikkelige spekteret måles på, mens i stedet for ett, to signaler (hoved og ekstra) genereres, og det ekstra digitale akustiske signalet er ortogonalt til det viktigste, og de målte øyeblikkelige spektrumverdiene er også koblet, spektrummodul og fasefrekvenskarakteristikk for signalet til tidsposisjon og varighet- justerbare segmenter av det midlertidige akustiske signalet som dette spekteret måles på. 2 n.p. fly, 8 syk.

Oppfinnelsen angår trådløs kommunikasjon. Det tekniske resultatet er økt støyimmunitet, pålitelighet og kommunikasjonseffektivitet, samtidig som energiforbruket kan reduseres. For dette formål inkluderer fremgangsmåten: trinn S1, hvor masteranordningen genererer en sekvenskode ved hjelp av en spesifikk koder og sender sekvenskoden til hver slaveanordning kontinuerlig i en forhåndsbestemt tidsperiode i henhold til en kommunikasjonsforespørsel, hvori spesifikk encoder er et skiftregister med tilbakemelding, utført på et spesifikt polynom, hvis rekkefølge og koeffisienter er relatert til tilkoblingsforespørselen, mens alle koeffisienter og startverdier ikke er lik 0 på samme tid; en forhåndsbestemt tidsperiode er større enn eller lik summen av søvnperioden og slavedeteksjonsperioden, som utgjør en søvn- og oppvåkningssyklus; trinn S2, hvor slaveanordningen mottar den kontinuerlige delen av sekvenskoden i deteksjonsperioden, dekoder sekvenskoden med en dekoder som tilsvarer koderen, og utfører en tilsvarende operasjon i henhold til dekodingsresultatet. 2 n. og 10 lønn fly, 5 syke.

Oppfinnelsen angår kommunikasjonsteknologi og er beregnet for koding og dekoding av signaler. Det tekniske resultatet er en økning i nøyaktigheten av signalkoding og dekoding. En signalkodingsmetode inkluderer å oppnå et frekvensdomenesignal i henhold til et inngangssignal; å allokere forhåndsbestemte biter til frekvensdomenesignalet i henhold til en forhåndsbestemt allokeringsregel; å justere allokeringen av biter til frekvensdomenesignalet når den høyeste frekvensen til frekvensdomenesignalet som bitene er allokert til overstiger en forhåndsbestemt verdi; og koding av frekvensdomenesignalet i henhold til allokeringen av biter for frekvensdomenesignalet. 4 n. og 16 lønn fly, 9 syk.

Oppfinnelsen angår telekommunikasjonsområdet og er ment å beskytte overført hemmelig informasjon. Det tekniske resultatet er et høyt sikkerhetsnivå for kryptert informasjon. En fremgangsmåte for å kryptere informasjon, inkludert å konstruere en tabell over korrespondanser av tegn og deres ekvivalenter i mellomrom (00; FF) i det heksadesimale tallsystemet, generere en ny korrespondansetabell ved å endre den opprinnelige tabellen, forskyve den opprinnelige tabellen, dvs. strengen med treff blir forskjøvet med det angitte antallet tegn, koding av den opprinnelige informasjonen og komprimering til ønsket volum ved hjelp av den tilsvarende Unicode-kodingstabellen. 2 bord

Oppfinnelsen angår koding/dekoding digitalt signal, bestående av påfølgende blokker med prøver. Det tekniske resultatet er å forbedre kvaliteten på kodet lyd. Kodingen innebærer å bruke et vektingsvindu på to blokker med M påfølgende prøver. Spesielt er et slikt vektingsvindu asymmetrisk og inneholder fire separate seksjoner som strekker seg sekvensielt over de to blokkene nevnt ovenfor, med den første seksjonen økende i løpet av det første tidsintervallet, den andre seksjonen har en konstant vektingsverdi under det andre tidsintervallet, den tredje seksjonen minker over tid, det tredje tidsintervallet og det fjerde seksjonen har en konstant vektingsverdi i det fjerde tidsintervallet. 6 n. og 11 lønn fly, 10 syk.

Oppfinnelsen angår feltet digital behandling signaler, spesielt til metoder for koding-dekoding av digitale videobilder. Det tekniske resultatet er en økning i komprimeringsforholdet til videobilder med en liten reduksjon i kvaliteten på det dekodede bildet i forhold til bilder som har en høyfrekvent karakter av signalspekteret. En metode for koding-dekoding av digitale videobilder er foreslått. I henhold til metoden, under kodingsprosessen, legges en ekstra høyfrekvent komponent linje for linje til lavfrekvente komponenten av wavelet-transformasjonen for å jevne ut den opprinnelige funksjonen, som brukes til koding, men undertrykkes på dekodingssiden ved å bruke et lavpassfilter. Videre er koding implementert ved bruk av funksjonalitet med to mål om å øke datakomprimeringsforholdet og opprettholde kvaliteten på det dekodede bildet, og egenskapene til dekoderfilteret tas i betraktning som en kommunikasjonsbegrensning på kodingsstadiet. 8 ill., 3 bord.

Oppfinnelsen angår området trådløs kommunikasjonsteknologi. Det tekniske resultatet er å forbedre kvaliteten på kommunikasjonen ved å undertrykke sekvensiell interferens mellom signalstrømmer. Forkodingsmetoden inkluderer: å utføre forhåndskodingsforbehandling på et signal som skal sendes, idet forbehandlingen forårsaker en økning i kraften til signalet som skal sendes; å velge en effektbegrensende algoritme i henhold til utvalgsregelen; å utføre en effektbegrensende operasjon på det forhåndsbehandlede signalet i henhold til den valgte effektbegrensningsalgoritmen; og generere et forhåndskodet signal i henhold til det effektbegrensede signalet. En utførelsesform av den foreliggende oppfinnelse beskriver videre en sendeanordning, en mottakeranordning og et forhåndskodingssystem. I den foreliggende oppfinnelse kan den uheldige effekten som utøves av den effektbegrensende operasjonen på signaloverføring reduseres så mye som mulig mens overføringseffekten begrenses ved å bruke den effektbegrensende operasjonen. 5 n. og 12 lønn fly, 8 syk.

Foreliggende oppfinnelse angår feltet koding og dekoding og er beregnet for kvantisering av frekvensomhyllingsvektorer. Det tekniske resultatet er en økning i effektiviteten av kvantisering av frekvensomhyllingsvektorer. Metoden inkluderer: å dele N frekvensomhyllinger i en ramme i N1 vektorer, hvor hver vektor i N1 vektorene inkluderer M frekvensomhyllinger; kvantisere den første vektoren til N1 vektorer ved å bruke en første kodebok for å oppnå et kodeord som tilsvarer den kvantiserte første vektoren, hvori den første kodeboken er delt inn i 2B1 seksjoner; å bestemme, i henhold til kodeordet som tilsvarer den kvantiserte første vektoren, at den kvantiserte første vektoren er assosiert med en ite del i 2B1-delene av den første kodeboken; å bestemme den andre kodeboken i henhold til kodeboken til den i-seksjonen; og kvantisere den andre vektoren til NI vektorer basert på den andre kodeboken. I utførelsesformer av den foreliggende oppfinnelse er frekvensomhyllingene delt inn i et flertall vektorer med mindre dimensjoner slik at vektorkvantisering kan utføres på frekvensomhyllingsvektorene ved å bruke en kodebok med færre biter. 2 n. og 6 lønn fly, 3 ill.

Gruppen av oppfinnelser relaterer seg til feltet koding. Det tekniske resultatet er å øke effektiviteten av datakomprimering. En fremgangsmåte for koding av inngangsdata (D1) inkluderer å definere i det vesentlige repeterende datablokker og/eller datapakker i minst ett av inngangsdatafragmentene (D1), hvori datablokkene og/eller datapakkene inkluderer et tilsvarende flertall av elementer, hvor elementene inkluderer et flertall av biter; å bestemme om elementer innenfor i det vesentlige repeterende blokker med data og/eller datapakker er konstante, og/eller å bestemme at elementer innenfor i det vesentlige repeterende datablokker og/eller datapakker endres; å kode de uforanderlige elementene til kodede data (E2) ved å bruke minst ett korresponderende symbol eller minst én korresponderende bit som indikerer ingen endring i de uforanderlige elementene sammenlignet med deres korresponderende elementer i referansedatablokken og/eller datapakken; og koding av de endrede elementene til kodede data (E2). 6 n. og 28 lønn fly, 8 syk.

Oppfinnelsen angår dekrypteringer. Det tekniske resultatet består i å øke ytelsen til infoved bruk av den oppfinnsomme dekoderen. Den første logiske inngangen til enheten er koblet til inngangen til det tredje strømspeilet, den andre logiske inngangen til enheten er koblet til inngangen til det første strømspeilet, den første strømutgangen til det første strømspeilet er koblet til det kombinerte emittere til den andre og femte utgangstransistoren og gjennom en hjelpereferansestrømkilde er koblet til den andre strømforsyningsbussen, den andre strømutgangen til det første strømspeilet er koblet til de kombinerte emitterne til den første og fjerde utgangstransistoren og koblet til første strømutgang til det tredje strømspeilet, kollektoren til den andre utgangstransistoren er koblet til inngangen til det andre strømspeilet, hvis strømutgang er koblet til de kombinerte emitterne til den tredje og sjette utgangstransistoren og er koblet til andre strømutgang fra det tredje strømspeilet, og kollektoren til den femte utgangstransistoren er koblet til den andre strømforsyningsbussen. 3 lønn fly, 5 syke.




Topp